Wielt Äert Land oder Regioun.

EnglishFrançaispolskiSlovenija한국의DeutschSvenskaSlovenskáMagyarországItaliaहिंदीрусскийTiếng ViệtSuomiespañolKongeriketPortuguêsภาษาไทยБългарски езикromânescČeštinaGaeilgeעִבְרִיתالعربيةPilipinoDanskMelayuIndonesiaHrvatskaفارسیNederland繁体中文Türk diliΕλλάδαRepublika e ShqipërisëአማርኛAzərbaycanEesti VabariikEuskeraБеларусьíslenskaBosnaAfrikaansIsiXhosaisiZuluCambodiaსაქართველოҚазақшаAyitiHausaКыргыз тилиGalegoCatalàCorsaKurdîLatviešuພາສາລາວlietuviųLëtzebuergeschmalaɡasʲМакедонскиMaoriМонголулсবাংলা ভাষারမြန်မာनेपालीپښتوChicheŵaCрпскиSesothoසිංහලKiswahiliТоҷикӣاردوУкраїна

D'Zukunft vum integréierte Circuit Design: Innovativ Approche fir 3d

An de Wells vun technologeschen Inn huet d'Fein iwwer Infiberote Ceremuxe Circux als revolutionäre Wee an den Gedanken.Konzeängerte Wahrscheinlechkeet wéi Cubicsus (Cubic IC), Ientchonous Transfert Regioun (ITA), Léifer (seichtbare Funktiounen, déi als éischt subveleg Locume genannt goufen, déi als éischt subvel Lavel) ernannt goufen, fir d'éischt subveleg Locume genannt, déi als éischt subst Lavume genannt gouf, déi als éischt subvole Locume genannt gouf, déi als éischt subvel Lavumie genannt gouf, déi als éischt subvole Volume genannt gouf, déi als éischt subvel Lavumie genannt gouf, déi als éischt subveled Lavel) ëmsteet, déi als éischt subvelvolsten fräigeleg ginn), fir d'éischt downsted zu dëser Folleng).Mee sou Zäit wou ech kann, entstinn dës Iddien déi sëlleg ugesinn hunn, lues am Rotschléi an der real Welt fonnt goufen.Genee sou wéi de Moore säi Gesetz onheemlech war wann et fir d'éischt virgeschloen gouf, kënne méi wéi 100 Milliounen Transistrateuren integréieren iwwer kleng Chips vu manner wéi engem Quadrat Millimeter.Haut ass zwee Joer méi spéit drop, ech gleewen ëmmer nach, datt onwewerwregen den Diminatiounszäit ass erëm ze exploréieren an déi de Lieser ëmzeféieren.

1. Integréiert Circuit Design Innovatioun vun enger dreiderer zweediver Perspektiv

Am traditionnelle grofruederte brieweren.) ICUPIT (IC) Design, d'Desekter D'Designer System op engem eenzegen Chipproduktioun.Dëse Prozess baséiert op zweedimensionelle Integratioun Technology, an deem all Transistor funktionell Unitéiten um selwechte Fliger sinn.
Déi kéngze Problemwäerter ausserdeem esou kriider sinn, ginn op Erhéijung vum Chicabnoustemung, deem direkt den Chip-Erléisung wäert erhéijen.Zousätzlech, sou technologesch Fortschrëtter no kierperleche Grenzen, d'Grenze vum Moore vum Moore gëtt ëmmer méi offensichtlech.E Resultat hat d'Leit haut nei Léisung ugefaang, sou wéi de System, déi de Schlësselwuert op d'Fortschrëttung hunn.
An dësem Kontext hu mir déi ivvitive Ido proposéiert: Designen vun enger eieregrannéierter integréiert vun 1 sulensaten Perspektiv.Den Design vun engem System-on-Chip (SOCE) als Beispill ze huelen, da mecht mir net méi Komponenten op derselwechten Waferwette, awer mat verschiddene Niveauen ze verdeelen), a kombinéiert dës Niveauen ze bildenSystem.Wéi an der Figur hei ënnendrënner gewisen huet, huet all Späicher eng Schicht Iwwerdroe a gëtt duerch Multi-Layer drotéiert.Verschidde Stäcke ginn haaptsächlech duerch Silicon Via (TSV) an d'Ëmverdeelungsgeschicht (RDL).
Dësthezeiung bedeit datt verschidde Steete kascht mat verschiddene Prozess mat verschiddene Prozess, wärend der Transistore op dem selwechten Niveau muss de selwechte Prozess benotzen.Dëst ass keng nëmmen eng Fusioun vun integritiver Cupera an endfabutten Design., Awer och e fauber neien Designbonce.D'Schwier'en läit an der Innovatioun an d'Adaptatioun vun Edahen.

2. Neie Ära Ufuerderunge fir EDA Tools
Déi traditiounsC IC Layout Designstrumpen Tituure weist, Opsprisoren, a gezielt gëttWéi och ëmmer, ënner der neier Design Dir sidd méi bei der éischter Episodel, muss mir net nëmme nëmme mat Signal-Interconne abrieden, awer och d'Interkonetitéit tëscht de Geschäfter.
Dëst erfuerdert Eda Tools fir dräi-zweedimensional Netzwierk ze hunn an Designfäegkeeten, souwéi Multi-Layout Optimiséierungsfirfäegkeeten.An anere Wierder kann dës Tool dat tëschent Ubidder an engem Raum optiptéieren.Méi Geschichtout kann an der Form vun Virkommemäcken existeien am selwechten Design-Ëmfeld, awer och dat Daten tëscht hinnenabelen. Tëscht hinnenabelen. Tëscht hinnen erkainéiert.
Elo sinn et am Moment keng Affa Traditioun um Maart datt d'Ufuerderunge voll trefall, mee Fondititéite fortgeschratt Situatiounen eraus, am Fong gutt Deduction Heduktionsch.Zousätzlech zu Design Tools, Edor Simulatioun muss och mat dem Tempituziteuren halen.Éischtens, Simulatioun an Verifizéierung Tools sollen fäheg sinn fäheg ze korrekten Daten Modeller ze kontrolléieren.An der zweeter, Simulatioun vun Simulatioun fir méi mächtege Aspras fir Sele no virauszesoen a genau Spezie Cours ze garantéieren.
Conclusioun:
Als Feld vun integréierter Cuitecenstaags gëtt weider entwéckelt a verännere mer mat onlimitéierte Méiglechkeeten.Déi engcratetéiert Centre Design Iddi vun ziederimlechen PSPEFEFTEFORT Aspektivplaz op desigeren ass net nëmmen eng Erausfuerderung fir traditionell Dechnologie ze maachen, mee och eng faarweger Technologie.Et huet de Horald verräifen vun enger integralenster CEFNCUit Design a féiert eis eis eis effizient a komplext Elcidic.Och d'vill Erauslach hunn mir Ze gleewen, datt si awer kontinuech Zäitraum vun Technologie ginn, dëst Dag eng Realitéit ginn.