
Το Moscone Center, Σαν Φρανσίσκο, θα φιλοξενήσει το DAC 25-28 Ιουνίου
Τα OneSpin Solutions και τα Austemper Design Systems θα επισημάνουν και τα δύο εργαλεία για τη λειτουργική επαλήθευση της ασφάλειας. Το Austemper θα επικεντρωθεί στην ανάπτυξη συστημάτων κρίσιμης σημασίας, με τη σουίτα εργαλείων KaleidoScope που υποστηρίζει αναλογική σχεδίαση για ταυτόχρονη διάδοση σφαλμάτων μικτού σήματος. Η αυτοματοποιημένη σουίτα εργαλείων διαθέτει δυνατότητες ανάλυσης ασφάλειας, σύνθεσης και επαλήθευσης για εφαρμογές προσανατολισμένες στην πιστοποίηση. Χρησιμοποιείται για αυτοκίνητα μεγάλης κλίμακας σε ADAS και αυτόνομη οδήγηση. Η ταυτόχρονη προσομοίωση σφαλμάτων περιλαμβάνει προσομοιώσεις που συνιστώνται από το ISO 26262 για συμμόρφωση με τις απαιτήσεις ASIL.
Η εταιρεία συνεργάστηκε πρόσφατα με την OneSpin Solutions για να υιοθετήσει μια μεθοδολογία υποστηριζόμενη από εργαλεία για λειτουργικές εφαρμογές ασφαλείας, συνδυάζοντας μια ροή σχεδιασμού και επαλήθευσης, η οποία θα παρουσιαστεί στο περίπτερο OneSpin. Οι μηχανισμοί ασφάλειας υλικού εισάγονται σε σχέδια τσιπ και τα εργαλεία της OneSpin Solutions επαληθεύουν επίσημα τη λογική ασφάλειας υλικού. Ο έλεγχος ισοδυναμίας διασφαλίζει ότι η παρεχόμενη λογική ασφαλείας δεν επηρεάζει την κανονική λειτουργικότητα και η ανάλυση ανίχνευσης σφαλμάτων επιβεβαιώνει ότι οι μηχανισμοί ασφαλείας λειτουργούν σωστά σε περίπτωση τυχαίων σφαλμάτων.
Η OneSpin προωθεί επίσης το κιτ πιστοποίησης εργαλείων, μετά από επαλήθευση από την TÜV SÜD για τις διαδικασίες ανάπτυξης εργαλείων. Το αρχικό κιτ είναι διαθέσιμο για το εργαλείο 360 EC-FPGA EDA της εταιρείας, έναν αυτόματο έλεγχο διαδοχικής ισοδυναμίας που αποτρέπει τις ροές σχεδιασμού FPGA από την εισαγωγή σφαλμάτων εφαρμογής. Το κιτ είναι πιστοποιημένο με ISO 26262, IEC 61508 και EN 50128.
Πληροφορίες FPGA
Ακόμα με το σχεδιασμό FPGA, η Plunify έχει συνεργαστεί με την Xilinx για να προσφέρει τη σουίτα σχεδιασμού Vivado στο cloud, μέσω της πλατφόρμας Plunify Cloud. Οι σχεδιαστές πληρώνουν μόλις 50c για να συντάξουν ένα έργο Vivado στο cloud του Amazon Web Services (AWS), συμπεριλαμβανομένων των αδειών.
Η εταιρεία θα επιδείξει επίσης βελτιώσεις στο λογισμικό κλεισίματος χρονισμού InTime για τη βελτιστοποίηση του χρονισμού FPGA στο cloud (Σχήμα 1). Η Μεθοδολογία Βελτιστοποίησης InTime μπορεί να βελτιώσει τη συχνότητα του ρολογιού κατά 20 έως 80% και να ικανοποιήσει τις απαιτήσεις χρονισμού σε ημέρες, αντί για εβδομάδες μέσω της μηχανικής μάθησης. Το λογισμικό επιταχύνει επίσης το κλείσιμο χρονισμού και τη βελτιστοποίηση και είναι προσβάσιμο μέσω του cloud.
Προωθώντας την τεχνολογία eFPGA, η Achronix Semiconductor συνεργάζεται με τον ειδικό IP CAST για αύξηση της απόδοσης και εξοικονόμηση χώρου στην αποθήκευση μνήμης.
Οι δύο εκθέτες θα εξηγήσουν τον τρόπο με τον οποίο η IP συμπίεσης χωρίς απώλειες της CAST έχει μεταφερθεί στο χαρτοφυλάκιο Achronix FPGA για χρήση σε εφαρμογές μεταφοράς δεδομένων κέντρου και κινητής τηλεφωνίας. Η εφαρμογή υλικού του προτύπου συμπίεσης χωρίς απώλειες για Deflate, GZIP και ZLIB, είναι συμβατή με εφαρμογές λογισμικού που χρησιμοποιούνται για συμπίεση ή αποσυμπίεση για παροχή έως και 100Gbit / s με χαμηλή συμπίεση και χαμηλό λανθάνοντα χρόνο, σε συνδυασμό με την τεχνολογία Speedcore eFPGA για μετακίνηση και αποθήκευση μεγάλων δεδομένα με χαμηλή κατανάλωση ενέργειας.

Η CAST έχει μεταφέρει την IP της στα FPGA του Achronix
Ενεργειακής απόδοσης
Μιλώντας για τη διαχείριση ενέργειας, ένας άλλος εκθέτης, ο Baum, χαρακτηρίζει την ενεργειακή απόδοση ως την πιο ανεπτυγμένη περιοχή στον σχεδιασμό τσιπ. Το αυτοματοποιημένο εργαλείο ανάλυσης ισχύος και μοντελοποίησης έχει σχεδιαστεί για έργα αυτοκινητοβιομηχανίας, IoT, κινητής τηλεφωνίας, δικτύωσης και διακομιστή. Το PowerBaum 2.0 (Σχήμα 3) υποστηρίζει δυναμική και στατική ισχύ, λαμβάνοντας RTL και netlist περιγραφές, και προσθέτει υποστήριξη για ανάλυση ισχύος με εξομοίωση υλικού. Αυτό, λέει η εταιρεία, επιτρέπει στους μηχανικούς να διορθώσουν σφάλματα ισχύος σε ρεαλιστικά σενάρια λογισμικού. Το εργαλείο υποστηρίζει επίσης ανάλυση με αυθαίρετες θερμοκρασίες που καθορίζονται από τους σχεδιαστές, για την αξιολόγηση των επιπτώσεων της θερμοκρασίας στην κατανάλωση ισχύος ενός σχεδίου.
Στην DAC, η εταιρεία θα παρουσιάσει επίσης το PowerWurzel, έναν κινητήρα ανάλυσης ισχύος σε επίπεδο πύλης που θα ενσωματωθεί στο PowerBaum για μοντελοποίηση ισχύος.

Σχήμα 3 Τα εργαλεία του Baum αναλύουν την ενεργειακή απόδοση
Τα εργαλεία σχεδιασμού και επαλήθευσης SoC που βασίζονται σε σύννεφο για σχεδιασμό IC από τη Metrics περιλαμβάνουν το Cloud Simulator και το Verification Manager, σχεδιασμένα για τη διαχείριση απαιτήσεων και πόρων προσομοίωσης, προσαρμόζοντάς τα πάνω ή κάτω κάθε λεπτό. Η εταιρεία ισχυρίζεται ότι το Google Cloud επιτρέπει απεριόριστη ικανότητα προσομοίωσης SystemVerilog συμβατή με UVM και εγγενή διαχείριση επαλήθευσης βάσει ιστού για ταχύτερους χρόνους παλινδρόμησης, μειωμένα σφάλματα κωδικού κορμού και προβλέψιμη κάλυψη κώδικα.
Εκτός από τους εκθέτες, η εκδήλωση φιλοξενεί τεχνικές συνεδρίες και ένα πρόγραμμα βασικών σημειώσεων που αφορούν τοπικούς τομείς. Φέτος, για παράδειγμα, το Cadence θα φιλοξενήσει ένα σεμινάριο για τη «Λειτουργική ασφάλεια και αξιοπιστία για εφαρμογές αυτοκινήτου» και ένα για τη μηχανική μάθηση («Η μηχανική εκμάθηση μεταφέρει την απόδοση αναγνώρισης ομιλίας στο επόμενο επίπεδο»). Μια βασική ομιλία της Anna-Katrina Shedletsky, Instrumental, τη Δευτέρα 25 Ιουνίου, θα επικεντρωθεί στην «Αυτοματοποίηση της νοημοσύνης: Μηχανική μάθηση και το μέλλον της μεταποίησης». Η χρήση του ML και του AI για κοινωνικά υποβοηθητική ρομποτική (SAR) διερευνάται στην ομιλία της Πέμπτης από τον Maja Matari University, Πανεπιστήμιο της Νότιας Καλιφόρνιας, ο οποίος θα παρουσιάσει το «Αυτοματισμός εναντίον της αύξησης: Κοινωνικά βοηθητικά ρομπότ και το μέλλον της εργασίας».
Μια άλλη βασική πρόταση υποστηρίζει το RISC-V ως μέσο για την απελευθέρωση των αρχιτεκτόνων από ιδιόκτητες αρχιτεκτονικές συνόλων εντολών (ISA). Ο David A Patterson, Google και University of California, θα παρουσιάσει το «A New Golden Age for Computer Architecture: Domain Specific Accelerators and Open RISC-V».
Μια νέα περιοχή φέτος στο DAC είναι το Design Infrastructure Alley. Η πρωτοβουλία του ESD Alliance and Association for High-Performance Computing Professionals είναι ένας τομέας αφιερωμένος στην υποδομή πληροφορικής για το σχεδιασμό ηλεκτρονικών συστημάτων και εξαρτημάτων. Εκτός από τις απαιτήσεις υπολογιστών και αποθήκευσης για το σχεδιασμό και τη διαχείριση της χρήσης του cloud, υπάρχει ένα ειδικό θέατρο περίπτερο Design-on-the-Cloud που συζητά τη διαχείριση αδειών, τον υπολογιστικό πλέγμα και την ασφάλεια δεδομένων.